(资料图片仅供参考)
《科创板日报》11日讯,日前,三星电子在日本举行的2023 VLSI研讨会上公布了BSPDN研究情况。在这篇论文中,三星电子宣布,通过应用BSPDN,与FSPDN(前端供电网络)相比,成功减少了14.8%的面积。具体而言,在两个ARM电路中,面积分别减少了10.6%和19%。此外,布线长度也减少了9.2%。据悉,BSPDN是2019年IMEC上首次提出的概念,它是一种通过在晶圆背面布置电源布线来改善电源和信号线以及电池利用率瓶颈的设计结构。
(资料图片仅供参考)
《科创板日报》11日讯,日前,三星电子在日本举行的2023 VLSI研讨会上公布了BSPDN研究情况。在这篇论文中,三星电子宣布,通过应用BSPDN,与FSPDN(前端供电网络)相比,成功减少了14.8%的面积。具体而言,在两个ARM电路中,面积分别减少了10.6%和19%。此外,布线长度也减少了9.2%。据悉,BSPDN是2019年IMEC上首次提出的概念,它是一种通过在晶圆背面布置电源布线来改善电源和信号线以及电池利用率瓶颈的设计结构。